一、明德MP5650问题汇总
【问题1】MP5650核心板功耗概值?
答:功耗跟使用资源有关系,供电是底板直接进核心板的,一个核心板如果12V供电,估计1A左右电流,使用资源多估计就得1-2A了。
【问题2】标的12V/3A, 但后面标的是5V,输入范围是5~12V 都能支持吗?
答:是的,5-12V这个范围内都可以,电压越大,需要的供电电流越小。
如果采用采用5V供电,建议选择最大输出5A的供电电流的电源。因为逻辑资源消耗很多时,担心供电电流不够。
【问题3】核心板的供电范围是5-12V,意思是这具范围内输入电源都可以,可以稳定地转换到后边,是吗?
答:是的。
【问题4】同样是电源问题:这里的输入5-12V通过电源接口接入,后面直接写了+5V,这里相当于整个板子(核心加底板)供电,请问具体电压电流是多少?采用5V供电,电流要多大?
答:是的,我们开发板设计之初按5V供电设计的,实际上支持5-12V甚至更高,都没有问题。供电电压越高,所需要电流越小(因为功率是一定的)。未烧录代码时,底板+核心板所需要电流一共300mA左右。烧录代码后,电流就跟FPGA使用的逻辑资源量有关了。建议最大5A输出的电源,比较保险。电流小一点问题也不大,如12V3A。
【问题5】主要是要确认核心板输入电流电压和底板输入电流电压。
答:供电电压 5-12V这个范围内都可以,电压越大,需要的供电电流越小。核心板上电电流约250mA。逻辑资源消耗越多,所需要的电流越大。FPGA上电,也需要一个较大的启动电流。所以建议选择5A的电源,实际使用根据资源量可能几百mA到2-3安培。地板也是根据选择的芯片种类、数量不同,所需要的电流大小不一样。目前这个地板,电流大约50mA。
【问题6】底板的作用?
答:可以按自己的需求设计底板,底板也可以做一些工作,比如光纤,还有一些GPIO。
【问题7】PCB文件是否可以提供?
答:MP5700底板PCB可以提供的,核心板不提供。(网盘资料里面有)
【问题8】核心板 和底板 有没有做防反插设计?
答:为了对称好看,防插返没弄,J1-J4是一一对应的
【问题9】我们了解到这两个型号的板对板连接器现在货源紧张,贵公司能否提供采购支持?
答:目前货源比较充足,价格也比去年下降,我们公司可以提供。不用担心货源问题。
【问题10】GTX的TX 和 RX 交叉对接就可以了?不需要同步时钟吗?
答:不需要的 时钟嵌入到数据里了
【问题11】默认QSPI FLASH启动,那么这里如果使用JTAG启动的话,是否是直接进行烧录程序,会自动跳转JTAG,还是需要跳线帽之类的操作?
答:是自动跳转JTAG,不需要跳线等操作。
【问题12】这里提到一个贴片JTAG接口,能否提供封装?
答:提供的是一排间距为1mm的长方形焊盘,可以自己焊接线缆引出。
【问题13】软件是用什么版本的呀?
答:Cadence 16.7
【问题14】这16对GTX接口是包含在276个里面的数量吗?
答: 276个普通IO + 16对GTX接口
【问题15】核心板LVDS的数量
答: 276个普通IO 就是LVDS的数量
【问题16】核心板的IO扇出是等距的吗?
答:K7核心板的,每个BANK,其IO都是等距的
【问题17】千兆以太网都有哪些模式?
答:常用的GMII、RMII、SGMII
【问题18】如果不适用核心板上的DDR,200M的差分时钟是不是可以调整,比如说100M或150M
答:可以调整的,用户根据自己需要做
【问题19】EMCCLK是做什么的,不使用这部分功能,这个时钟是不是可以不添加
答:可以不添加
【问题20】如果GTX 这个是做什么用的,如果做千兆以太网通讯,是否用到这个;如果不用GTX相关的,这个时钟是不是可以不添加
答:可以不添加
【问题21】这个核心板上电和我的主控芯片上电有没有什么要求
答:上电要求和上电顺序没有要求
【问题22】DDR3是否可以跑1600m
410T/325T都可以
【问题23】 MP5650+5705可以跑神经网络吗?
可以的,神经网络在zynq跑会比较好,
纯fpga可以跑,只是输出这块会麻烦一些,输出无非就是网口,咱们有网口例程
7z045比325只是多了两个a9的核,pl侧的资源都是一样的
【问题24】FPGA如何读取数据
答:fpga是可以直接读取,但是需要自己设计sata的核,这块我们例程,只是保留硬件接口
【问题25】规格书里写了DDR3支持2种速率800M和933M,能否支持降频跑?
答:支持降频跑,在DDR3 IP核里按下进行设置。但我们提供的板子是支持800M速率的,不必降频。
二、明德MP5705问题汇总
【问题1】MP5650+5705可以跑神经网络吗?
答:可以的,神经网络在zynq跑会比较好,纯fpga可以跑,只是输出这块会麻烦一些,输出无非就是网口,咱们有网口例程7z045比325只是多了两个a9的核,pl侧的资源都是一样的
【问题2】SATA的速率?
答:sata是3.0的,最大6g
【问题3】FPGA如何读取数据
答:fpga是可以直接读取,但是需要自己设计sata的核,这块我们例程,只是保留硬件接口
【问题4】SATA接口可以挂2T硬件吗?
答:可以挂,但是sata的驱动我们没有提供,需要客户自己写
【问题5】并口下载和USB下载是否都能使用?
答:可以的
【问题6】千兆网口的速率是多少?
答:1G
【问题7】MP5705开发板上sma插座,可不可以走sdi信号?
答:不可以,sma接的是普通io
三、明德MP5652-A10问题汇总
【问题1】MP5652-A10的编译环境是?
答:QUARTUS
【问题2】速率能到1G吗?
答:不能,最高400MHz
【问题3】5V供电的情况下,不跑DDR时,功耗能到多大?5V@2A的能带动吗?也不跑高速GTX的
答:可以的
【问题4】主芯片有24路收发器的,我们的产品显示只有16路,是收发器资源没有完全引出来吗?
答:是的,没有引出来,当前A10核心板只能用16路,需要用24路要重新设计核心板。
三、明德MP5620问题汇总
【问题1】光纤模块中的网络芯片,88E1116有没有达到工业级别?
答:已达到工业级别。
【问题2】有没有88E1116芯片的资料?
答:有的,请下载文档。
marvell-phys-transceivers-alaska-88e1116r-product-brief-2007-05.pdf
marvell-phys-transceivers-alaska-88e1116r-technical-product-brief-2011-05.pdf
【问题3】XILINX芯片,由于FPGA加载速度太慢,导致断电重启后电脑无法识别PCIE,如何提高FPGA的加载速率?
答:1. set_property BITSTREAM.CONFIG.CONFIGRATE 50 [current_design]命令,可以控制CCLK的速率,例如这里设置成50,只要FLASH芯片支持,可以设置为其他速度。
2. set_property BITSTREAM.CONFIG.SPI_BUSWIDTH 4 [current_design] 和 set_property CONFIG_MODE SPIx4 [current_design],将SPI的位宽设置为4,即QSPI。
3. 还可以设置spi_fall_edge使能,这样时序更好。
详细资料,可以参考本PDF文档P57页 [url=]ug470_7Series_Config.pdf[/url]
【问题4】MP5620开发板不用PCI这个功能,,可以用12V供电吗? 电流是多大的?
答:可以用12V供电,建议大于3A电流
【问题5】5620开发板支持PCIE 3.0 吗?
答:不支持的,PCIE支持2.0
【问题6】请问购买后提供原理图吗?
答:提供开发板PDF的原理图。
【问题7】请问连接两块光纤模块,MP5620的适用吗 ?
答:5620有两个FMC接口,可连接两块光纤模块, 一个HPC,一个LPC,K7也是这样。HPC是可以的,LPC没试过。
【问题8】MP5620开发板串口如何使用,有没相关程序?
答:MP5620开发板,请使用下面的驱动程序以及软件.
http://www.fpgabbs.cn/forum.php?mod=viewthread&tid=1024&highlight=5620
【问题9】5620能同步到外部时钟源的板卡,和配套能出80MHz以上信号的DAC吗?
答:可以外部提供,也可以使用板上焊接的50MHz,精度肯定5338决定
【问题10】光纤工程能用MP5620板操作吗?
答:MP5620开发板另加一个光纤模块,才能跑光纤工程